更新时间:2023-12-22 19:00:18
你们好,最近小艾特发现有诸多的小伙伴们对于数字钟电路设计原理,数字钟电路设计这个问题都颇为感兴趣的,今天小活为大家梳理了下,一起往下看看吧。
1、设计方案:利用555产生1kHz的时钟信号,再利用三个74LS160串联进行分频,产生1Hz的时钟信号,并将其导入用74LS161和与非门设计的00-59的循环计数电路(即数字钟的“秒”计数电路)中,然后依次是“分”计数电路和“时”计数电路,同时用数码管显示出来。最后,再在这基础上添加整点报时和校时功能。
2、电路总设计图见下图所示。
3、信号产生电路设计见下图,原理说明:利用555及电阻电容构成一个能够产生1kHz时钟信号的电路,再利用三个十进制的74LS160进行分频,从而产生1Hz的时钟信号。
4、“秒”计数电路和“分”计数电路设计见下图,原理说明:利用十六进制的74LS161和与非门分别构成0-5循环计数器和0-9循环计数器,图中均利用的是清零法。
5、“时”计数电路设计见下图,原理说明:利用十六进制的74LS161和与非门构成一个0-9循环计数器并能够进位,但左右两计数器同时达到“2”和“4”时将它们同时清零,从而实现00-23循环计数的功能。
6、整点报时电路设计见下图,原理说明:利用蜂鸣器、与非门及开关实现,当“分”计数电路产生一个低平进位信号时,经过与非门变成高电平,从而使蜂鸣器发出响声,开关可以实现对该功能的控制。
7、校时电路设计如下图,原理说明:利用一个按钮开关,当开关按下时,就会产生一个低电平给计数器,从而在下降沿时计数器加1。
以上就是数字钟电路设计这篇文章的一些介绍,希望对大家有所帮助。